cpu 나 vga 가 공정이 작아지면 무슨이익이 있는건가요?
이나라
조회 :
1642
, 2003/09/20 00:13
몇 미크론이다 나노다 말이 있는데
공정이 작아질 수록 어떤 이익이 있는건가요?
xxx
불법 광고글 신고하기
이 게시물의 댓글 보기
그니깐 / 03-09-20 0:30/
공정이 작아지면 회로자체가 작아지지요
그러면 저항면적이 작아지면서 발열도 줄고
저전력으로 돌릴수 있다는 장점이 생깁니다...만
현재는 오히려 공정이 미세해지면서
전압한계치가 낮아져 고클럭으로 올리는데에
장해가 생기는 경우도 있다더군요
실제 업체로서 제일 큰 이익은
회로면적이 작아지면서 실리콘웨이퍼 한장으로
더 많은 칩을 뽑아낼 수 있는것입니다.
darmi (ID)
/ 03-09-20 0:42/
CPU ..;; 별거 아닙니다..쪼그마한 그 공정 길이만한 트랜지스터가 막...다닥다닥 붙어있는거에요...
대학교 전자회로시간에 나오는건데 ..
결국 그 트랜지스터 크기가 ..그 공정 길이를 말하는겁니다.
트랜지스터 크기를 지칭할때는 트랜지스터 전체의 크기가
아니고 일부분 크기를 재서..말하는겁니다.
결국 트랜지스터 한개가 작아지니..
더 많이 가져다 꼽아 놓을수 있어서.-_- 좋다는 겁니다.
군데 얼마 이하로 더 작아지게 되면..
무슨 문제가 생긴다구 했는데..(전자회로 시간에 놀아서..;;)
그 문제때문에 무작정 작아지는건 힘들다고 하네요..
wowl95 (ID) / 03-09-20 3:06/
단순하게 시피유 작아지면 그만큼 처리거리가 집적되서 속도가 증가, 반도체크기가 줄어드니까 그만큼 잡아먹는 전압이 줄어 발열량(저항)감소, 남는 부피만큼 더 많이 설치할수 있어 얻는 이득(명령실행 파이프라인증가)..
기타 주워들은 이야기는 처리거리가 감소하므로(전자 이동, 처리속도는 그만큼 감소하지않아서 더 빨라지죠.) 시피유에 분기예측(다음실행할명령을 미리파악 시피유에서 오차율존재 펜티엄4는 약 95%)시간이 단축됨으로 인한 성능향상혹은 분기예측치 증가..
기타 더많은 기술이나 명령어 장착가능..
용량증가로 인해 그만큼 구세대 시피유의 보조 메모리(램, hdd)가 차지하던 역할을
훨씬빠른 시피유가 더 많이 점유하게 되면 당연히 빨라지는거 아닙니까?
회로기판이 줄어들게 되면 그만큼 자원소모도 덜하게 되는거 아닙니까?
그작은 휴대폰이 더 많은 기능을 가지게 되고 발열도 줄어든것도 어찌보면 이것 때문이라고 봐도 과언이 아니죠..
로그인
|
이 페이지의 PC버전
Copyright NexGen Research Corp. 2010
세부메뉴로 빠르게 이동합니다