ÀÎÅÚÀÌ CPU ƯÇã ¼Ò¼Û¿¡¼ ÆÐ¼ÒÇØ ¾à 9¾ï 5õ¸¸ ´Þ·¯¸¦ ¹è»óÇØ¾ßÇÒ Ã³Áö¿¡ ³õ¿´´Ù.
À̹ø ÆÇ°áÀº '¿©·¯ ¿äûÀÚ°¡ ÀÖ´Â µðÁöÅÐ ½Ã½ºÅÛ¿¡¼ÀÇ Æ®·£Àè¼Ç ¼øÂ÷Àû ÁÖ¹®(sequential ordering of transactions in digital systems with multiple requestors)' US ƯÇã 7,606,983 Ä§ÇØ »ç°Ç¿¡ ´ëÇÑ °ÍÀ¸·Î, CPU°¡ ¸Þ¸ð¸®·ÎºÎÅÍ µ¥ÀÌÅ͸¦ ó¸®Çϰí Á¤º¸¸¦ º¸°üÇÏ´Â ¹æ¹ý¿¡ ´ëÇÑ ³»¿ëÀÌ´Ù.
ÀçÆÇµ¿¾È ¿ø°íÀÎ VLSIÃøÀº ÇØ´ç ƯÇ㸦 Ä§ÇØÇÑ CPU(½ºÄ«ÀÌ·¹ÀÌÅ© ¹× ij½ºÄÉÀÌµå ·¹ÀÌÅ© ½Ã¸®Á Æ÷ÇÔ)°¡ ÀÛ¾÷À» ó¸®ÇÒ ¶§¸¶´Ù ¼ö¹é¸¸¹øÀÇ Æ¯Çã Ä§ÇØ°¡ ÀϾ´Ù°í ÁÖÀåÇß´Ù. ÀÎÅÚÀº ³íÀï ÁßÀΠƯÇã°¡ ÀڽŵéÀÇ ÃֽŠCPU¿¡ ¾²ÀÌÁö ¾Ê¾Ò°í, ÀÎÅÚ ¿£Áö´Ï¾îµéÀÇ ÇØ´ç ƯÇã »ç¿ë Áõ°Å°¡ ¾ø´Ù°í ¹Ý¹ÚÇß´Ù. ¶ÇÇÑ, ¹®Á¦ÀÇ Æ¯Çã´Â ±×º¸´Ù ¾Õ¼± ƯÇã¿¡¼ ¼³¸íµÈ ±â¼úÀ» ±â¹ÝÀ¸·Î Çϱ⠶§¹®¿¡ À¯È¿ÇÏÁö ¾Ê´Ù°í ÁÖÀåÇß´Ù.
ÇÑÆí, VLSI´Â À̹ø ƯÇã ¼Ò¼Û¿Ü¿¡µµ Áö³ÇØ 3¿ù ÀÎÅÚ°úÀÇ ¶Ç ´Ù¸¥ ƯÇã ¼Ò¼Û¿¡¼ ½Â¸®ÇØ 21¾ï 8õ¸¸ ´Þ·¯ÀÇ ¹è»ó±ÝÀ» ¹Þ°Ô µÇ¾úÁö¸¸ Ç×¼Ò °úÁ¤¿¡ Àִµ¥, Ç×¼Ò ÀçÆÇ °á°ú¿¡ µû¶ó ´Þ¶óÁú ¼ö ÀÖÁö¸¸, ÇöÀç·Î¼´Â ƯÇã ¼Ò¼Û°ú °ü·ÃÇØ ÃÑ 30¾ï ´Þ·¯¿¡ ´ÞÇÏ´Â ¹è»ó±ÝÀ» ÁöºÒÇØ¾ßÇÒ Ã³Áö¿¡ ³õ¿´´Ù. |