PC ´º½º Ȩ Àαâ PC ´º½º

AMD, FPGA ±â¹Ý ÀûÀÀÇü SoC AMD ¹ö¼³ ÇÁ¸®¹Ì¾ö VP1903 Ãâ½Ã

2023-06-28 12:06
ÆíÁýºÎ press@bodnara.co.kr

AMD´Â ÀûÀÀÇü SoCÀÎ AMD ¹ö¼³ ÇÁ¸®¹Ì¾ö(Versal™ Premium) VP1902 ÀûÀÀÇü SoC¸¦ Ãâ½ÃÇß´Ù. VP1902 ÀûÀÀÇü SoC´Â Á¡Á¡ ´õ º¹ÀâÇØÁö´Â ¹ÝµµÃ¼ ¼³°è °ËÁõÀ» °£¼ÒÈ­Çϵµ·Ï ¼³°èµÈ ¿¡¹Ä·¹ÀÌ¼Ç±Þ Ä¨·¿(Chiplet) ±â¹Ý µð¹ÙÀ̽ºÀÌ´Ù. ÀÌ µð¹ÙÀ̽º´Â ÀÌÀü ¼¼´ëº¸´Ù 2¹è2 ´õ ¸¹Àº ¿ë·®À» Á¦°øÇϱ⠶§¹®¿¡ ¼³°èÀÚµéÀÌ º¸´Ù ¾ÈÁ¤ÀûÀ¸·Î ASIC(Application-Specific Integrated Circuit) ¹× SoC ¼³°è¸¦ Çõ½ÅÇÏ°í °ËÁõÇÏ¿© Â÷¼¼´ë ±â¼úÀ» º¸´Ù ½Å¼ÓÇÏ°Ô ½ÃÀå¿¡ Ãâ½ÃÇÒ ¼ö ÀÖµµ·Ï Áö¿øÇÑ´Ù.

 

AI ÀÛ¾÷ºÎÇÏ·Î ÀÎÇØ Ä¨ Á¦Á¶ º¹À⼺ÀÌ °¥¼ö·Ï Áõ°¡ÇÔ¿¡ µû¶ó ¹Ì·¡ÀÇ Ä¨ °³¹ßÀ» À§ÇÑ Â÷¼¼´ë ¼Ö·ç¼ÇÀÌ ¿ä±¸µÇ°í ÀÖ´Ù. ÃÖ°í ¼öÁØÀÇ ¼º´ÉÀ» Á¦°øÇÏ´Â FPGA ±â¹Ý ¿¡¹Ä·¹ÀÌ¼Ç ¹× ÇÁ·ÎÅäŸÀÌÇÎÀº º¸´Ù ½Å¼ÓÇÏ°Ô ½Ç¸®ÄÜ °ËÁõÀ» °¡´ÉÇÏ°Ô ÇÑ´Ù. ¶ÇÇÑ, °³¹ßÀÚµéÀÌ µðÀÚÀÎ »çÀÌŬ ³»¿¡ ½ÃÇÁÆ® ·¹ÇÁÆ®(Shift Left)¸¦ Àû¿ëÇÔÀ¸·Î½á ½Ç¸®ÄÜ Å×ÀÌÇÁ ¾Æ¿ô(Tape-Out) ÀÌÀü¿¡ ¼ÒÇÁÆ®¿þ¾î °³¹ßÀ» ½ÃÀÛÇÒ ¼ö ÀÖµµ·Ï Áö¿øÇÑ´Ù. AMD´Â ÀÚÀϸµ½º(Xilinx)¸¦ ÅëÇØ 17³â ÀÌ»ó, 6¼¼´ë¿¡ °ÉÃÄ ¾÷°è¸¦ ¼±µµÇÏ´Â ÃÖ´ë ¿ë·®ÀÇ ¿¡¹°·¹ÀÌ¼Ç µð¹ÙÀ̽º¸¦ °ø±ÞÇØ¿ÔÀ¸¸ç, °¢ ¼¼´ë¸¶´Ù ±âÁ¸ ´ëºñ 2¹è¿¡ ´ÞÇÏ´Â ¿ë·® Áõ°¡3¸¦ ´Þ¼ºÇß´Ù.

ƯÈ÷ AI ¹× ¸Ó½Å·¯´×(ML: Machine Learning) ±â¹Ý ĨÀÇ ±Þ¼ÓÇÑ ÁøÈ­·Î ASIC ¹× SoC ¼³°è º¹À⼺ÀÌ ºü¸£°Ô Áõ°¡ÇÔ¿¡ µû¶ó Å×ÀÌÇÁ ¾Æ¿ô ÀÌÀü¿¡ ½Ç¸®ÄÜ°ú ¼ÒÇÁÆ®¿þ¾î¿¡ ´ëÇÑ ±¤¹üÀ§ÇÑ °ËÁõÀÌ ÇʼöÀûÀ¸·Î ¿ä±¸µÇ°í ÀÖ´Ù.

VP1902´Â ÀÌÀü ¼¼´ë ¹öÅؽº ¿ïÆ®¶ó½ºÄÉÀÏ+(Virtex™ UltraScale+™) VU19P FPGA¿¡ ºñÇØ 1,850¸¸°³ÀÇ ·ÎÁ÷ ¼¿¿¡ À̸£´Â 2¹è2 ´õ ¸¹Àº ÇÁ·Î±×·¡¸Óºí ·ÎÁ÷ ¹Ðµµ¿Í 2¹è4 ´õ ³ôÀº I/O ´ë¿ªÆøÀ» ÅëÇØ ¾÷°è ÃÖ´ë ±Ô¸ðÀÇ ¿ë·®°ú ¿¬°á¼ºÀ» Á¦°øÇÑ´Ù.

µð¹ö±ëÀº »çÀü ½Ç¸®ÄÜ °ËÁõ ¹× ¼ÒÇÁÆ®¿þ¾î µ¿½Ã °³¹ß¿¡ ÇʼöÀûÀÎ ±â´ÉÀ¸·Î, ÇÁ·Î±×·¥ ÀÏÁ¤°ú ¿¹»êÀ» ¸ÂÃß±â À§Çؼ­´Â Å×ÀÌÇÁ ¾Æ¿ô ÀÌÀü¿¡ ¹ö±×¸¦ ã¾Æ ÇØ°áÇØ¾ß ÇÑ´Ù. VP1902 ÀûÀÀÇü SoC´Â ÇÁ·Î±×·¡¸Óºí ³×Æ®¿öÅ©-¿Â-Ĩ(network-on-chip)¸¦ ºñ·ÔÇÑ ¹ö¼³ ¾ÆÅ°ÅØó¸¦ È°¿ëÇÏ¿© ÀÌÀü ¼¼´ë VU19P FPGA¿¡ ºñÇØ ÃÖ´ë 8¹è5 ´õ ºü¸¥ µð¹ö±ë ¼º´ÉÀ» Á¦°øÇÑ´Ù.

AMDÀÇ ºñ¹Ùµµ ML(Vivado™ ML) µðÀÚÀÎ ½ºÀ§Æ®´Â °í°´µéÀÌ Â÷¼¼´ë ¾ÖÇø®ÄÉÀÌ¼Ç ¹× ±â¼úÀ» ½Å¼ÓÇÏ°Ô ¼³°è, µð¹ö±ë ¹× °ËÁõÇÏ°í, Ãâ½Ã½Ã°£À» ´ÜÃàÇÒ ¼ö ÀÖµµ·Ï Áö¿øÇÏ´Â Æ÷°ýÀûÀÎ °³¹ß Ç÷§ÆûÀÌ´Ù. ÀÌ´Â VP1902 ÀûÀÀÇü SoC¸¦ ÅëÇØ º¸´Ù È¿À²ÀûÀÎ °³¹ßÀÌ °¡´ÉÇϵµ·Ï ÀÚµ¿È­µÈ µðÀÚÀΠŬ·ÎÀú(Design Closure)¸¦ Áö¿øÇÑ´Ù. ¶ÇÇÑ, »óÈ£ÀÛ¿ë½Ä ¼³°è Á¶Á¤ ¹× ¿ø°Ý ´ÙÁß »ç¿ëÀÚ ½Ç½Ã°£ µð¹ö±ëÀ» ºñ·ÔÇØ ÃÖÁ¾ »ç¿ëÀÚ°¡ º¸´Ù ºü¸£°Ô IC ¼³°è¸¦ ¹Ýº¹ÇÒ ¼ö ÀÖ´Â Çâ»óµÈ ¹é¿£µå ÄÄÆÄÀÏ µî »õ·Î¿î ±â´ÉÀ» Á¦°øÇÑ´Ù.

AMD´Â °í°´µéÀÌ Çõ½Å°ú ±â¼ú ºñÀüÀ» ½ÇÇöÇÒ ¼ö ÀÖµµ·Ï EDA ¾÷°è¿Í ±ä¹ÐÈ÷ Çù·ÂÇÏ°í ÀÖ´Ù. ÄÉÀÌ´ø½º(Cadence), Áö¸à½º(Siemens) ¹× ½Ã³ñ½Ã½º(Synopsys)¿Í °°Àº EDA ¼±µµ °ø±Þ¾÷üµé°ú ±ä¹ÐÈ÷ Çù·ÂÇÏ¿© ¼³°èÀÚµéÀÌ ¸ðµç ±â´É°ú È®À强À» °®Ãá ¼Ö·ç¼Ç »ýÅ°踦 È°¿ëÇÒ ¼ö ÀÖµµ·Ï Áö¿øÇÑ´Ù.

´Ð³×ÀÓ
ºñȸ¿ø

º¸µå³ª¶ó ¸¹ÀÌ º» ´º½º
º¸µå³ª¶ó ¸¹ÀÌ º» ±â»ç
·Î±×ÀÎ | ÀÌ ÆäÀÌÁöÀÇ PC¹öÀü
Copyright NexGen Research Corp. 2010